PIC Vietnam

Go Back   PIC Vietnam > Microchip PIC > PIC - Thiết kế và Ứng dụng

Tài trợ cho PIC Vietnam
Trang chủ Đăng Kí Hỏi/Ðáp Thành Viên Lịch Bài Trong Ngày Vi điều khiển

PIC - Thiết kế và Ứng dụng Ý tưởng cho các sản phẩm sử dụng PIC/dsPIC và các sản phẩm của Microchip

Trả lời
 
Ðiều Chỉnh Xếp Bài
Old 23-12-2008, 12:43 PM   #1
quyen.dt
Nhập môn đệ tử
 
Tham gia ngày: Dec 2008
Bài gửi: 5
:
khi mức logic đầu vào của bạn ổn định nhưng từ trường và sóng ngoài sẽ tác động trực tiếp lên mức logic đó và sẽ gây nhiễu cho mạch điện, điện trở thoát mass đó sẽ có nhiệm vụ ổn định mức logic, để chống nhiễu cho mạch điện đó mà
quyen.dt vẫn chưa có mặt trong diễn đàn   Trả Lời Với Trích Dẫn
Old 23-12-2008, 04:05 PM   #2
tdungk7
Đệ tử 1 túi
 
Tham gia ngày: Nov 2008
Nơi Cư Ngụ: Ho Chi Minh city
Bài gửi: 20
:
Trích:
Nguyên văn bởi quyen.dt View Post
khi mức logic đầu vào của bạn ổn định nhưng từ trường và sóng ngoài sẽ tác động trực tiếp lên mức logic đó và sẽ gây nhiễu cho mạch điện, điện trở thoát mass đó sẽ có nhiệm vụ ổn định mức logic, để chống nhiễu cho mạch điện đó mà
Bạn có thể giải thích rõ hơn không? Mình chưa hiểu được.

Giả sử mình đang kích mức 1 là 5V ở chân kích. Vậy áp trên mối nối B-E khoảng 0,7V. Theo như bạn nói thì nhiễu có thể làm áp 5V dao động giả sử chỉ còn 2V, dẫn đến áp trên mối nối B-E giảm xuống làm transistor ra khỏi vùng bão hòa.

Vậy nếu gắn thêm điện trở thoát mass có giúp điện áp B-E giữ ổn định 0,7V hay không?, và như thế nào?

Mong được bạn chỉ bảo.
tdungk7 vẫn chưa có mặt trong diễn đàn   Trả Lời Với Trích Dẫn
Trả lời


Quyền Sử Dụng Ở Diễn Ðàn
You may not post new threads
You may not post replies
You may not post attachments
You may not edit your posts

BB code is Mở
Smilies đang Mở
[IMG] đang Mở
HTML đang Tắt

Chuyển đến


Múi giờ GMT. Hiện tại là 11:13 PM.


Được sáng lập bởi Đoàn Hiệp
Powered by vBulletin®
Page copy protected against web site content infringement by Copyscape
Copyright © PIC Vietnam